赵长鹏|SK海力士宣布已开发出DDR5 DRAM CXL存储器,将进一步扩大CXL生态系统

赵长鹏|SK海力士宣布已开发出DDR5 DRAM CXL存储器,将进一步扩大CXL生态系统

文章图片


SK海力士宣布 , 已开发出首款基于DDR5 DRAM的CXL存储器样品 , 将加快抢占下一代内存解决方案市场的步伐 , 计划于2023年投入量产 。 此次SK海力士的CXL存储器采用了EDSFF E3.S规格的外形 , 支持PCIe 5.0 x8通道 , 配备了CXL控制器 , 使用了DDR5标准DRAM 。

基于PCIe的CXL作为一种开放性互联协议 , 拥有更高的带宽 , 能够让CPU与GPU、FPGA或其他加速器之间实现高速高效的互联 , 满足现今高性能异构计算的要求 , 并且提供更高的带宽及更好的内存一致性 。 SK海力士从CXL联盟成立之初就积极参与其中 , 主导了CXL存储器的发展 。
SK海力士表示 , 该DDR5 DRAM CXL存储器是一款96GB产品 , 采用了最新技术节点1anm DDR5 24Gb DRAM , 通过灵活的带宽配置和经济高效的容量来进行扩展 , 从而更具有经济性的优势 , 以满足客户的需求 。
为了进一步扩大CXL存储器生态系统 , SK海力士开发出专用的HMSDK(Heterogeneous Memory Software Development Kit , 异构存储器软件开发套件) , 计划于今年第四季度 , 作为开放源代码发布 , 并配备可适用于多种驱动环境中的系统性能提升功能和监控功能 , 这将有助于用户更有效地使用SK海力士的CXL存储器 。

【赵长鹏|SK海力士宣布已开发出DDR5 DRAM CXL存储器,将进一步扩大CXL生态系统】SK海力士目前已准备了验证使用的样品 , 并计划在今年8月初在全球闪存峰会(Flash Memory Summit , FMS)、9月底在英特尔技术创新峰会(Intel Innovation)、以及10月的开源计算项目全球峰会(Open Compute Project , OCP)上依次展示实物产品 。