国产EDA验证调试工具实现破局 助力芯片设计效率提升

经过数十年的发展 , 如今芯片设计的每个环节已离不开EDA工具的参与 , 涉及验证、调试、逻辑综合、布局布线等全流程 。 尤其是在关键的验证和调试环节 , 可谓是打通芯片流片的“任督二脉” , 如果在这一环节受阻 , 那带来的“次生伤害”将难以想象 。
特别是在当前国内EDA工具市场份额大多被国外巨头占有的情形下 , 一方面美国不断加大制约力度 , “卡脖子”强度愈演愈烈;另一方面国际巨头工具大多越来越趋向于封闭流程 。 伴随着国内半导体业的蓬勃发展 , 国内EDA厂商如何着力解决工具从0到1的问题已成为时代的新使命 。
国产EDA验证调试工具实现破局 助力芯片设计效率提升
文章图片
看准这一契机 , 在EDA工具领域多点布局的上海合见工业软件集团有限公司(以下简称“合见工软”)近日推出了全新的UVD调试工具 , 以助力国内半导体设计厂商在验证和调试环节“通关” 。
验证和调试需协同作战
国产EDA验证调试工具实现破局 助力芯片设计效率提升】之所以验证和调试至关重要 , 与数字芯片的设计需求和设计公司的产品迭代息息相关 。
目前数字芯片的规模动辄上百亿门 , 且随着工艺的进阶 , 流片成本居高不下 , 流片失败的损失难以估量 。 更重要的是 , 重新设计不仅意味着巨量的研发成本投入 , 更会导致错失产品上市的时间窗口 , 错过发展壮大的时机 。 这对任何一家设计公司来说 , 都是难以承受之重 。
芯片从设计到生产之前的流程中的诸多环节都离不开验证和调试 , 验证是为了确保设计符合功能和性能的要求 , 调试则是针对验证过程中发现的缺陷 , 尽早尽快地找出引起问题的真正原因以便修复 , 也因而 , 验证和调试成为解锁流片成败的关键环节 。
“随着SoC芯片复杂度、集成度的提升和规模的扩大 , 验证工作的占比越来越高 , 可达到70%以上 , 一般在设计团队中的基本配置是一个设计工程师要配备2-3个验证工程师 。 其中 , 调试的工作量则可占到验证工作的40%以上 。 ”合见工软资深研发总监高波以数字道出了验证和调试的“责任”重大 。
相应地 , 这对验证和调试工具的挑战也与日俱增 。
高波指出 , 验证工具和调试工具相辅相成 , 使命是快速实现验证收敛 。 保证覆盖率、充分并且尽早尽快地发现问题是对验证工具的挑战;调试工具则需要帮助用户更快地分析并解决功能、性能的问题 , 同时针对覆盖率相关问题的分析和调试可以加快覆盖率收敛 。
此外 , 协同“作战”也是必要条件 。 高波进一步提到 , 在验证层面 , 涉及形式验证、FPGA原型验证等不同的验证工具 , 为满足验证需求 , 不仅要求验证工具可协同工作 , 互相配合来达到充分的验证覆盖率 , 实现验证收敛;同时 , 调试工具作为一个平台应可支持所有验证工具的调试 , 并能支持不同验证工具协同仿真情况下的调试 。
实现从0到1突破
不得不说 , 国际厂商在EDA验证和调试工具领域已然占据了先发地位 , 但对于国内蔚然兴起的EDA厂商来说 , 仍有角力的空间和破局的机会 。
“验证和调试工具的架构和技术都需随着验证流程和方法学的发展而不断创新 , 国外厂商因长期的积累转身难免有包袱 。 在当下的时间节点 , 国内EDA厂商可以站在更高的起点 , 以全面的验证全景图为基础来设计产品的架构和功能 , 解决从0到1的问题 , 实现新的突破 。 ”高波对此充满信心 。
显然 , 着眼于调试工具需求深耕细作、打造稳定高效的验证调试平台成为国内EDA厂商的重要任务 。