国产EDA验证调试工具实现破局 助力芯片设计效率提升( 二 )


国产EDA验证调试工具实现破局 助力芯片设计效率提升
文章图片
高波提到 , 业界对调试工具的要求侧重于:从性能来说 , 要保证高性能、大容量;从易用性入手 , 需简洁易用、使用流畅 , 以全面保证调试的高效率 。 此外 , 在系统层面 , 需全面支持各种不同验证工具之间的协同仿真 。
在这一过程中 , 更要注意与时俱进 。 高波表示 , 验证和调试工具在迭代过程中 , 要不断引入验证方法学和流程的创新 , 不仅支持功能的调试 , 还应拓展至功耗、覆盖率、安全等方面的调试;不仅要支持不同设计层级如RTL和Gate级的需求 , 还要支持事务级和系统级的验证调试 。
“只有不断内外兼修 , 才能不断提高验证调试效率 , 加速验证收敛 。 ”高波明确说 。
对于国内验证和调试EDA厂商的发展路径 , 高波认为 , 既要稳扎稳打 , 也要布局长远 。
“在打造出满足上述需求的调试平台之后 , 要扎实落地于国内半导体客户实际项目的应用 , 解决项目中调试的问题 。 并且 , 要以开放的心态拥抱本土客户的实际需求 , 实现差异化优势 。 在产品实现可用之后 , 可进一步加强通力合作 , 持续打磨产品 , 不断突破现有工具的技术包袱和技术壁垒 , 进一步提升验证和调试效率 , 实现好用耐用 , 走向双赢 。 ”高波提出了中肯的建议 。
UVD的新进阶
基于在验证和调试工具的深刻洞察 , 加之合见工软团队在数字芯片验证领域累积的技术资源 , 以及不破不立的架构创新 , 合见工软先声夺人 , 在着力研发多种核心的验证工具时就已经开始在调试工具方面持续投入 , 而今迎来了UVD的上市 。
国产EDA验证调试工具实现破局 助力芯片设计效率提升
文章图片
(图:UVD主界面)
高波详细介绍道 , 合见工软UVD的优势体现在一是简洁易用 , 采用了先进的UI技术 , 界面简洁 , 根据所用的功能自适应 , 大幅提升用户体验 。 二是高效率、高性能 , 体现在大规模数据的处理效率和交互式性能上 , 如高性能的波形可与当前市场上的主流产品竞争 , 跟VCD(ValueChangeDump)的压缩比可达几十到上千倍 。
更值得一提的是 , 合见工软UVD在架构和数据接口的设计上“为长远计”:支持不同验证工具的调试和不同工具间的数据统一共通、协同调试 。
而这与合见工软蓄势发布的多款EDA产品和解决方案 , 包括数字仿真器、FPGA原型验证系统、先进封装协同设计环境等 , 在高难度的数字验证、协同设计等领域率先突围奠定的基石可谓是相辅相成、交相辉映 。
具体来看 , 合见工软UVD提供统一的波形和覆盖率数据接口 , 可与其他验证工具集成 , 促进不同验证工具间的数据整合和协同 。 这是目前很多主流工具还不支持的 。 另外 , UVD基于原生架构可以支持测试环境、设计以及覆盖率等的集成调试 , 例如UVD的源代码窗口已经预留了IDE的支持 , 将来很容易扩展支持IDE , 帮助设计工程师提高效率 。
除此以外 , 合见工软所有产品都基于创新设计 , 充分考虑了不同产品之间的协同 。 比如:UVD可以与合见工软的验证测试管理平台VPS互相配合 , 加速回归测试中缺陷和覆盖率的调试 。
“合见工软已然构建了相对完整的EDA数字验证解决方案 , 作为调试工具 , UVD在客户的试用中已得到了积极的反馈 。 ”或许客户的认同是证明UVD实力的最佳佐证 。
如今国内半导体设计厂商技术飞速发展 , 也诞生了越来越多世界级的IC设计公司 , 在这一乐观态势下 , 合见工软深刻意识到 , 国内EDA厂商通过与IC厂商互促互进 , 将进一步夯实本土厂商放眼全球的基础 。