什么是特性阻抗与差分阻抗,为什么lvds的终端电阻为100欧姆?

最近在使用全差分运放AD8132对高频和低频信号进行处理过程中,一度对全差分运放再度陌生,在对芯片资料进行详细阅读分析以及参考网络博客的过程中,逐渐揭开了全差分运放的神秘面纱 。


全差分放大器 (FDA):即指输入和输出都是差分信号的运放,其优点为能提供更低的噪声,较大的输出电压摆幅和共模抑制比,可较好地抑制谐波失真的偶数阶项等 。


在阻抗匹配的过程中,有下面的情况可参考:


1、差分信号输入,无端接电阻 。


此种应用,信号源与差分输入端距离很近,不需要增加端接电阻进行匹配 。此时,增益电阻RG应该讲信号源内阻Rs考虑在内,即放大倍数 A=RF/(RG+RS/2) 。


RG1=RG2


RF1=RF2


增益G=VOUT/VIN = (VOUT+-VOUT-)/VSIG = RF1/(RG1+RS/2)


差分输入时,输入电阻:


【什么是特性阻抗与差分阻抗,为什么lvds的终端电阻为100欧姆?】RIN=2*RG


2、单端信号输入,差分输出的应用


RG1+RS=RG2


RF1=RF2


增益G=VOUT/VSIG = (VOUT+-VOUT-)/VSIG = RF1/(RG1+RS)

什么是特性阻抗与差分阻抗,为什么lvds的终端电阻为100欧姆?

文章插图
为什么lvds的终端电阻为100欧姆?
由于lvds接收器的输入阻抗很大和传输线阻抗不匹配,这里的终端电阻时做阻抗匹配消除或减少反射,至于为什么是100欧姆,我想这个是经典值不是绝对值,我们知道lvds传输线是差分线,一般控制差分阻抗为90-100欧姆,并且有时这个100欧姆电阻时集成在接收端ic芯片里了,个人这样理解的,