芯片|电子设备“心脏”——晶振( 二 )



②晶振下方不能布信号线 , 否则易导致信号线耦合晶振谐波杂讯 。
保证完全铺地 , 同时在晶振的300mil范围内不要布线 , 这样可以防止晶振干扰其他布线、元器件和层的性能 。
③若滤波器件放在晶振下方 , 且滤波电容与匹配电阻未按照信号流向排布 , 会使滤波器的滤波效果变差 。
耦合电容应尽量靠近晶振的电源引脚 , 按电源流入方向 , 依容值从大到小顺序摆放 。
④时钟信号的走线应尽量简短 , 线宽大一些 , 在布线长度和远离发热源上寻找平衡 。
以下图布局为例 , 晶振的布局方式会相对更优:
①晶振的滤波电容与匹配电路靠近MCU芯片位置 , 远离板边 。
②晶振的滤波电容与匹配电阻按照信号流向排布 , 靠近晶振摆放整齐紧凑 。
③晶振靠近芯片处摆放 , 到芯片的走线尽量短而直 。
在电路系统中 , 高速时钟信号线优先级最高 。 时钟线是一个敏感信号 , 频率越高 , 要求走线尽量简短 , 以保证信号的失真度达到最小 。

因为现在很多电路中 , 系统晶振时钟频率很高 , 所以干扰谐波出来的能量也强 , 谐波除了会从输入与输出两条线导出来外 , 也会从空间辐射出来 , 这也导致若PCB中对晶振的布局不够合理 , 会很容易造成很强的杂散辐射问题 , 并且一旦产生 , 很难再通过其他方法来解决 , 所以在PCB板布局时对晶振和CLK信号线布局非常重要 。